CXLE83215S 数据手册 | 开关调色温专用芯片
摘要:CXLE83215S 是专用于开关调色温的芯片,该芯片内置两个 400V 的晶闸管,简化了外围电路结构。采用高压工艺,HV 脚内置高压 JFET 供电,无需外加供电电阻和 VDD 电容。信号检测脚 CLK 内置高压电阻检测网络(外围只需加一个保护电阻),易于兼容 Flyback、Buck 或 Buck-Boost 等开关电源应用,给电源的设计提供便利性。CXLE83215S 采用 SOP-8 封装。
CXLE83215S
开关调色温专用芯片 · 内置400V晶闸管 · 高压JFET供电 · 三段调色温 (L1→L2→(L1+L2)/2)
概述
CXLE83215S 是专用于开关调色温的芯片,该芯片内置两个 400V 的晶闸管,简化了外围电路结构。采用高压工艺,HV 脚内置高压 JFET 供电,无需外加供电电阻和 VDD 电容。信号检测脚 CLK 内置高压电阻检测网络(外围只需加一个保护电阻),易于兼容 Flyback、Buck 或 Buck-Boost 等开关电源应用,给电源的设计提供便利性。CXLE83215S 采用 SOP-8 封装。
特点
- 开关三段调色控制芯片:L1 → L2 → (L1+L2)/2
- 芯片集成度高,外围简洁
- 内置400V晶闸管,无需外挂开关管
- 内置时钟计时复位,一致性好
- 内置限压电路,适用更宽的功率范围
- 兼容隔离、非隔离及高PF等开关电源应用
应用领域
开关调色温LED电源,球泡灯、筒灯、吸顶灯等。
图1 CXLE83215S 典型应用示意图
AC输入 ──┬── 整流滤波 ──┬── HV (CXLE83215S, 内置JFET)
│ │
└── 保护电阻 ──┴── CLK (内置检测网络)
D1 (7,8脚) ──┬── LED灯串 L1 ──┬── 输出+
D2 (5,6脚) ──┴── LED灯串 L2 ──┴── 输出-
注:HV直接接输入电解正极;CLK仅需一个保护电阻(如1MΩ)接到AC端;无需VDD电容。
图1 典型应用 (内置JFET供电,外围极简)
订购信息
| 定购型号 | 封装 | 温度范围 | 包装形式 | 打印标记 |
|---|---|---|---|---|
| CXLE83215S | SOP-8 | -40℃ ~ 105℃ | 卷盘 4000只/盘 | CXLE83215S XXXXXXX |
管脚封装

图2 封装管脚图 (SOP-8 顶视图)
引脚顺序: 1 HV, 2 CLK, 3 NC, 4 GND, 5/6 D2, 7/8 D1
管脚描述
| 管脚号 | 管脚名称 | 描述 |
|---|---|---|
| 1 | HV | 芯片供电引脚(内置高压JFET) |
| 2 | CLK | 信号检测引脚(内置高压电阻网络) |
| 3 | NC | 空脚 |
| 4 | GND | 信号和功率地 |
| 5,6 | D2 | LED灯珠负极连接点(第二路晶闸管) |
| 7,8 | D1 | LED灯珠负极连接点(第一路晶闸管) |
应用极限参数(注1)
| 符号 | 参数 | 参数范围 | 单位 |
|---|---|---|---|
| HV | 芯片HV引脚电压范围 | -0.3 ~ 500 | V |
| CLK | 芯片CLK引脚电压范围 | -400 ~ 400 | V |
| D1/D2 | 晶闸管阳极电压范围 | 0 ~ 400 | V |
| PDMAX | 功耗(注2) | 0.45 | W |
| θJA | PN结到环境的热阻 | 145 | ℃/W |
| TJ | 工作结温范围 | -40 ~ 125 | ℃ |
| TSTG | 储存温度范围 | -40 ~ 150 | ℃ |
注1:最大极限值是指超出该工作范围,芯片有可能损坏。推荐工作范围是指在该范围内,器件功能正常,但并不完全保证满足个别性能指标。
注2:最大允许功耗由 TMAX、θJA 和环境温度 TA 决定,PDMAX = (TMAX - TA)/θJA。
注2:最大允许功耗由 TMAX、θJA 和环境温度 TA 决定,PDMAX = (TMAX - TA)/θJA。
规格参数(注3,4)
(无特别说明情况下,VCC = 50V,TA = 25℃)
| 描述 | 符号 | 条件 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| HV最大工作电压 | HV(max) | - | - | - | 500 | V |
| 工作电流 | IHV | HV=50V | - | 0.5 | - | mA |
| CLK最大正压 | Vclk(+) | - | - | - | 400 | V |
| CLK最大负压(注5) | Vclk(-) | - | - | - | -400 | V |
| CLK检测阈值电压 | Clk(th) | - | - | 18 | - | V |
| CLK检测延迟 | Tclk | - | - | 3.24 | - | μS |
| 状态保持时内部工作电流 | IHV(h) | - | - | 3 | - | μA |
| 判断开关闭合延迟 | Td(on) | - | - | 46 | - | mS |
| 判断开关断开延迟 | Td(off) | - | - | 24 | - | mS |
| 状态保持时间 | Tr | - | - | 11 | - | S |
| 状态复位电压(HV脚) | HV(rst) | - | - | 1.7 | - | V |
| D1/D2饱和压降 | VD_sat | - | - | 1.4 | - | V |
注3:典型参数值为25℃下测得。注4:最小/最大规范范围由测试保证,典型值由设计/测试/统计保证。
注5:设计时,CLK脚的峰值电压控制在 -350V ~ 400V 内。
注5:设计时,CLK脚的峰值电压控制在 -350V ~ 400V 内。
逻辑顺序及检测信号
CXLE83215S 逻辑顺序:L1 → L2 → (L1 + L2)/2,其中 L1 和 L2 分别代表第一和第二路 LED 灯串。芯片检测脚的有效输入波形要求如下图3所示,设计时为确保足够余量,脉冲信号峰值电平大于 18V,且 18V 电平处的脉冲宽度须大于 5μS。

图3 检测脚波形要求示意图
图3 CLK检测脚要求:脉冲峰值>18V,且18V处宽度>5μS
状态控制与复位
CXLE83215S 内置 EEPROM 存储单元(等效),关灯时会把关灯前的状态存储,关灯时间超过状态保持时间 Tr (典型值 11S) 后再次开灯,芯片会记忆上次状态;若关灯时间小于状态保持时间再开灯,则切换到下一状态。状态保持时间由内部时钟决定,无需外部 VDD 电容(因 HV 脚内置 JFET 供电,且芯片内部有足够储能)。
复位方式:通过快速开关动作实现复位(典型操作请参考具体应用指南,一般连续快速开关多次可复位至 L1)。
设计提示: 芯片 HV 脚直接接输入电解正极,无需外部供电电阻和 VDD 电容,外围极其简洁。CLK 脚仅需串联一个保护电阻(如 1MΩ~2MΩ)接到 AC 输入端,内置高压检测网络,可承受 ±400V 脉冲。建议 CLK 脚峰值电压控制在 -350V~400V 以内。
封装尺寸 (SOP-8)
| SYMBOL | MIN (mm) | NOM (mm) | MAX (mm) |
|---|---|---|---|
| A | 1.30 | 1.55 | 1.80 |
| A1 | 0.05 | 0.15 | 0.25 |
| A2 | 1.25 | 1.40 | 1.65 |
| b | 0.33 | 0.42 | 0.51 |
| c | 0.17 | 0.21 | 0.25 |
| D | 4.70 | 4.90 | 5.10 |
| E | 5.80 | 6.00 | 6.20 |
| E1 | 3.70 | 3.90 | 4.10 |
| e | 1.27 BSC | ||
| L | 0.40 | 0.70 | 1.00 |
注:详细尺寸符合JEDEC标准,具体公差参考封装图纸。推荐焊盘图案参考应用手册。

中文
English

发表评论